File information: | |
File name: | Philips_36PW9818_Chassis_EM5L_AA.part01.rar [preview ] |
Size: | 3057 kB |
Extension: | |
Mfg: | PHILIPS |
Model: | |
Original: | EM5L AA 🔎 |
Descr: | PHILIPS chassis EM5L AA |
Group: | Electronics > GSM Mobile Phones |
Uploaded: | 06-03-2010 |
User: | GEORGI1964 |
Multipart: | 0 1 2 3 4 5 6 7 |
Information about the files in archive: | ||
Decompress result: | OK | |
Extracted files: | 1 | |
File name Philips_36PW9818_Chassis_EM5L_AA.pdf Colour television 36PW9818/78 Chassis EM5L AA Volta ao Menu ç Conteúdo 1. Especificações Técnicas, Conexões, e Visão Geral do Chassis 2. Instruções de Segurança, Manutenção, Avisos e Notas 3. Instruções de Uso 4. Instruções Mecanicas 5. Modos de Serviço, Códigos de Erro e Falhas 6. Diagrama de Ligações, Diagrama em Blocos, e Visões gerais Diagrama de Ligações Diagrama em Blocos Alimentação e Deflexão Diagrama em Blocos Vídeo Diagrama em Blocos Áudio Visão Geral IC's I2C Visão Geral das Linhas de Alimentação Pontos de teste Painel LSP & CRT Pontos de Teste SSB 7. Esquemas Elétricos e Layouts de Painéis Fonte Principal (Esquema A1) Fonte Stand-by (Esquema A2) Deflexão Horizontal (Esquema A3) Deflexão vertical & Drive E/W (Esquema A4) Circuito de Rotação (Esquema A5) Amplificador de Áudio (Esquema A6) Tuner Conector SIMM (Fêmea) (Esquema A8) Receptor (Esquema A9) Frontal (Esquema A10) Entradas/Saídas (Esquema A11) Tabela de Diversidade LSP Conector SIMM (Macho) (Esquema B1) FI, I/O Processamento de Vídeo (Esquema B2) PICNIC (Esquema B3A) Tabela de Diversidade SSB Falconic (Esquema B3B) Eagle (Esquema B3C) Página 2 4 6 22 27 37 38 39 40 41 42 43 44 Esquema 45 46 47 48 49 50 51 52 52 53 54 62 63 64 65 66 67 Layout 55-61 55-61 55-61 55-61 55-61 55-61 55-61 55-61 55-61 55-61 72-81 72-81 72-81 72-81 72-81 72-81 HOP (Esquema B4) OTC (Esquema B5) Demodulador de Áudio (Esquema B6) Anti Moiré (Esquema B9) Amplificador Fone de Ouvido (Esquema B10) Painel DW: Multi PIP Contr. (Esquema C1) Painel DW: Tuner (Esquema C2) Painel DW: Processamento I/O (Esquema C3) Painel DW: FI Video/Sincronismo (Esquema C4) Painel DW: Processador V-chip (Esquema C5) Painel Chave Power (Esquema E) Painel CRT 2 (34"Toshiba CRT) (Esquema F1) Painel CRT/Auto Scavem 2 (Esquema F2) Painel DC Shift (Esquema G) Painel VDAF + 2nd Ordem (Esquema I) Painel HD Jack: Control (Esquema N1) Painel HD Jack : Inputs/Outputs (Esquema N2) Painel HD Jack: Sync Slycer (Esquema N3) Painel HD Jack: Matrix (Esquema N4) Painel I/O Lateral (Esquema O) Controle Superior (Esquema P) Auto SCAVEM (Esquema SC1) 8. Ajustes Elétricos 9. Descrição do Circuito Lista de Abreviações Data Sheets de CIs 10.Lista de Material Conteúdo 68 69 70 71 71 82 83 84 85 86 89 91 92 95 96 98 99 100 100 102 104 105 107 114 134 136 137 Página 72-81 72-81 72-81 72-81 72-81 87-88 87-88 87-88 87-88 87-88 90 93-94 93-94 95 101 101 101 101 101 103 104 106 Impresso no Brasil 11/2003 Sujeito a modificações Todos os direitos reservados 4806 727 17274 2 EM5L 1. 1.1 1.1.1 Especificações Técnicas, Conexões e Visão Geral do Chassis Especificações Técnicas Recepção Sistema de sintonia Sistemas de cor Sistemas de som Conexões A/V Seleção de canais Frequência de FI Entrada de antena : PLL : NTSC M, PAL M, PAL N : BTSC DBX : PAL-M : NTSC 3.58 : NTSC 4.43 : 125 canais : Cabo, UHF : 45.75 MHz (NTSC) : 38.90 MHz (PAL) : 75 , Coax (Tipo F) Y AUDIO Pb Pr AV4 IN AUDIO MONITOR OUT OUT 75 Ohm L R RGB Y Pb Pr AV3 IN AV1 IN AV2 IN AUDIO L R |
Date | User | Rating | Comment |