File name 4531.pdfMOTOROLA
SEMICONDUCTOR TECHNICAL DATA
MC14531B 12-Bit Parity Tree
The MC14531B 12╜bit parity tree is constructed with MOS P╜channel and N╜channel enhancement mode devices in a single monolithic structure. The circuit consists of 12 data╜bit inputs (D0 thru D11), and even or odd parity selection input (W) and an output (Q). The parity selection input can be considered as an additional bit. Words of less than 13 bits can generate an even or odd parity output if the remaining inputs are selected to contain an even or odd number of ones, respectively. Words of greater than 12╜bits can be accommodated by cascading other MC14531B devices by using the W input. Applications include checking or including a redundant (parity) bit to a word for error detection/correction systems, controller for remote digital sensors or switches (digital event detection/correction), or as a multiple input summer without carries. ╥ Supply Voltage Range = 3.0 Vdc to 18 Vdc ╥ All Outputs Buffered ╥ Capable of Driving Two Low╜Power TTL Loads or One Low╜Power Schottky TTL Load Over the Rated Temperature Range ╥ Variable Word Length ╥ Diode Protection on All Inputs MAXIMUM RATINGS* (Voltages Referenced to VSS)
Symbol Parameter VDD Vin, Vout Iin, Iout PD Tstg TL DC Supply Voltage L SUFFIX CERAMIC CASE 620
P SUFFIX PLASTIC CASE 648
D SUFFIX SOIC CASE 751B
ORDERING INFORMATION
MC14XXXBCP MC14XXXBCL MC14XXXBD Plastic Ceramic SOIC
ннннннннннннннннннннн н н н ннн н н н ннннннннннннннннннннн н н н ннннннннннннннннннннн н н н ннн н н н ннннннннннннннннннннн н н н ннннннннннннннннннннн н н н ннннннннннннннннннннн н н н ннннннннннннннннннннн н н н ннннннннннннннннннннн н н н ннннннннннннннннннннн ннннннннннннннннннн н н ннннннннннннннннннннн н н н ннннннннннннннннннннн н н н ннннннннннннннннннннн н н н ннннннннннннннннннннн н н н ннннннннннннннннннннн н н н ннннннннннннннннннннн н н н нннннннн н н н ннннннннннннннннннннн н н н ннннннннннннннннннннн н н н ннннннннннннннннннннн н н н ннннннннннннннннннннн ннннннннннннннннннннн н н н н н ннн н н н ннннннннннннннннннннн ннннннннннннннннннн нннннннннннннн н ннннннннннннннннннннн ннннннннннннннннннннн ннннннннннннннннннн н н н ннн н н ннннннннннннннннннннн ннннннннннннннннннннн ннннннннннннннннннн н ннннннннннннннннннннн н н ннннннннннннннннннннн
Value Unit V V ╜ 0.5 to + 18.0 ╠ 10 500 Input or Output Voltage (DC or Transient) ╜ 0.5 to VDD + 0.5 Input or Output Current (DC or Transient), per Pin Power Dissipation, per Package Storage Temperature mA mW ╜ 65 to + 150 260
TA = ╜ 55╟ to 125╟C for all packages.
_C _C
Lead Temperature (8╜Second Soldering)
* Maximum Ratings are those values beyond which damage to the device may occur. Temperature Derating: Plastic "P and D/DW" Packages: ╜ 7.0 mW/_C From 65_C To 125_C Ceramic "L" Packages: ╜ 12 mW/_C From 100_C To 125_C
TRUTH TABLE
Inputs Decimal (Octal) Equivalent 0 1 2 3 4 5 6 7 * * * 8184 (17770) 8185 (17771) 8186 (17772) 8187 (17773) 8188 (17774) 8189 (17775) 8190 (17776) 8191 (17777) (0) |